Ȩ > ÀڷḶ´ç > ÀÚ·á°Ë»ö > Ç¥ÁØ
ÀÚ·á °Ë»ö°á°ú
Ç¥ÁØÁ¾·ù | Á¤º¸Åë½Å´ÜüǥÁØ(TTAS) | ||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Ç¥ÁعøÈ£ | TTAK.KO-10.0581 | ±¸ Ç¥ÁعøÈ£ | |||||||||||||||
Á¦°³Á¤ÀÏ | 2012-10-09 | ÃÑ ÆäÀÌÁö | 16 | ||||||||||||||
ÇÑ±Û Ç¥Áظí | ½ºÅ©·¡Ä¡ ÆÐµå ¸Þ¸ð¸®¸¦ ÀÌ¿ëÇÑ Ä³½Ã ¸Þ¸ð¸® ÀÎÅÍÆäÀ̽º | ||||||||||||||||
¿µ¹® Ç¥Áظí | Cache Memory Interface with the Scratch Pad Memory | ||||||||||||||||
ÇÑ±Û ³»¿ë¿ä¾à | º» Ç¥ÁØÀº ÇÁ·Î¼¼¼¿Í ½ºÅ©·¡Ä¡ ÆÐµå ¸Þ¸ð¸®¸¦ ±¸ºñÇϰí Àִ ij½Ã ¸Þ¸ð¸® °£¿¡ Àü·Â Á¶ÀýÀ» À§ÇÑ ÀÎÅÍÆäÀ̽º ±Ô°ÝÀ» Á¤ÀÇÇÏ¿© ÇÁ·Î¼¼¼¿Í ¸Þ¸ð¸® °£ÀÇ Åë½ÅÀ¸·Î ÀÎÇÑ Àü·Â ¼Ò¸ð¸¦ ÃÖ¼ÒÈ ÇÒ ¼ö ÀÖµµ·Ï ÇϰíÀÚ ÇÑ´Ù. | ||||||||||||||||
¿µ¹® ³»¿ë¿ä¾à | The object of this standard is to define the interface for reducing the power consumption between cache memory with the scratch pad memory and processor. | ||||||||||||||||
°ü·Ã IPR È®¾à¼ | [È®¾à¼ º¸±â] | ||||||||||||||||
°ü·ÃÆÄÀÏ |
![]() |
||||||||||||||||
Ç¥ÁØÀÌ·Â |
|
||||||||||||||||
Ç¥ÁØÀ¯Áöº¸¼öÀÌ·Â |
|