Ȩ > ÀڷḶ´ç > ÀÚ·á°Ë»ö > Ç¥ÁØ
ÀÚ·á °Ë»ö°á°ú
Ç¥ÁØÁ¾·ù | Á¤º¸Åë½Å´ÜüǥÁØ(TTAS) | ||||||||||||||||
---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|---|
Ç¥ÁعøÈ£ | TTAK.KO-10.0556 | ±¸ Ç¥ÁعøÈ£ | |||||||||||||||
Á¦°³Á¤ÀÏ | 2012-06-12 | ÃÑ ÆäÀÌÁö | 21 | ||||||||||||||
ÇÑ±Û Ç¥Áظí | ¿ÂĨ Ç÷¡½Ã ¸Þ¸ð¸® ÀÎÅÍÆäÀ̽º | ||||||||||||||||
¿µ¹® Ç¥Áظí | On-Chip Flash Memory Interface | ||||||||||||||||
ÇÑ±Û ³»¿ë¿ä¾à | º» Ç¥ÁØÀº ¹ÝµµÃ¼ °øÁ¤¸¶´Ù Á¦°øµÇ´Â ¿ÂĨ Ç÷¡½Ã ¸Þ¸ð¸® ¸ÅÅ©·Î ¶Ç´Â ¿ÂĨ Ç÷¡½Ã ¸Þ¸ð¸® ¸ÅÅ©·ÎÀÇ ÇÁ·ÎÅäÄÝ ·¦ÆÛ(Protocol Wrapper)¿¡¼ µ¥ÀÌÅ͸¦ ÀÐ°í ¾²´Â µ¥¿¡ ÇÊ¿äÇÑ Ç¥ÁØ ÀÎÅÍÆäÀ̽º¸¦ Á¦½ÃÇϰíÀÚ ÇÑ´Ù. | ||||||||||||||||
¿µ¹® ³»¿ë¿ä¾à | This standard defines the interface protocol for reading, writing and controlling the on-chip flash memory macro or on-chip flash memory macro protocol wrapper. | ||||||||||||||||
°ü·Ã IPR È®¾à¼ | Á¢¼öµÈ IPR È®¾à¼ ¾øÀ½ | ||||||||||||||||
°ü·ÃÆÄÀÏ |
![]() |
||||||||||||||||
Ç¥ÁØÀÌ·Â |
|
||||||||||||||||
Ç¥ÁØÀ¯Áöº¸¼öÀÌ·Â |
|